在設(shè)計(jì)高速高密度 PCB 時(shí),串?dāng)_(crosstalk interference)確實(shí)是要特別注意的,因?yàn)樗鼘?duì)時(shí)序(timing)與信號(hào)完整性(signal integrity)有很大的影響。以下提供幾個(gè)注意的地方:
控制走線特性阻抗的連續(xù)與匹配。
走線間距的大小。一般??吹降拈g距為兩倍線寬??梢酝高^(guò)仿真來(lái)知道走線間距對(duì)時(shí)序及信號(hào)完整性的影響,找出可容忍的最小間距。不同芯片信號(hào)的結(jié)果可能不同。
選擇適當(dāng)?shù)亩私臃绞健?/span>
避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重疊在一起,因?yàn)檫@種串?dāng)_比同層相鄰走線的情形還大。
利用盲埋孔(blind/buried via)來(lái)增加走線面積。但是 PCB 板的制作成本會(huì)增加。在實(shí)際執(zhí)行時(shí)確實(shí)很難達(dá)到完全平行與等長(zhǎng),不過(guò)還是要盡量做到。
除此以外,可以預(yù)留差分端接和共模端接,以緩和對(duì)時(shí)序與信號(hào)完整性的影響。
多層板/特種板/難度板 極速打樣和小批量工廠